<html><body>
<DIV><BR>"andrew holway" &lt;andrew@moonet.co.uk&gt; wrote:</DIV>
<DIV><BR>&gt; <BR>&gt; I am looking at chips for a small 20 node cluster for computational <BR>&gt; chemistry. I'm trying to get my head around the various merits of the <BR>&gt; different ways the cache work. <BR>&gt; <BR>&gt; Considering the fairly chunky bits of data that are going to be going <BR>&gt; through, does anyone have any opinion on how the new 1.9 Barcelona <BR>&gt; will perform against a 2.66 woodcrest. Is the Intel front side bus <BR>&gt; going to be a significant bottleneck for this type of application?</DIV>
<DIV>&nbsp;</DIV>
<DIV>Andrew,</DIV>
<DIV>&nbsp;</DIV>
<DIV>You should be comparing Barcelona to Harpertown, and focused</DIV>
<DIV>on what things will look like in Q4 when Harpertown (45nm) will be out</DIV>
<DIV>and Barcelona "will" be available at higher clock.&nbsp; Barcelona is still the </DIV>
<DIV>bandwidth and latency leader, and compares close to equal on power</DIV>
<DIV>with the Harpertown at 45nm.&nbsp; Codes that favor larger caches will</DIV>
<DIV>like Harpertown.&nbsp; If the Barcelona makes it to 2.6 or 2.8 GHz by </DIV>
<DIV>the end of the year, then it will compete.&nbsp; It will win with even at lower </DIV>
<DIV>clocks on very bandwidth intensive apps.</DIV>
<DIV>&nbsp;</DIV>
<DIV>Regards,</DIV>
<DIV>&nbsp;</DIV>
<DIV>rbw</DIV>
<DIV><BR>-- <BR><BR>"Making predictions is hard, especially about the future." <BR><BR>Niels Bohr <BR><BR>-- <BR><BR>Richard Walsh <BR>Thrashing River Consulting-- <BR>5605 Alameda St. <BR>Shoreview, MN 55126 <BR></DIV>
!DSPAM:46fa7ced249147511819938!

</body></html>